全国销售免费咨询热线
400-0077-961
Cadence 数字、定制/模拟设计流程通过认证,Design IP 现已支持 Intel 16 FinFET 制程
时间:2023-07-11
作者:Xinqiao
阅读 765次

内容提要

 Cadence 流程已通过认证,可立即投入生产,该工艺下Design IP 产品现已完备,可支持客户进行 Intel 16 工艺下SOC设计

客户可以基于已被充分认证的Cadence 流程,以十足把握交付各类 HPC、消费电子和 USMAG 应用

中国,上海—楷登电子(美国 Cadence 公司,NASDAQCDNS)近日宣布其数字和定制/模拟流程现已通过 Intel 16 FinFET 工艺技术认证,其 Design IP 现可支持 Intel Foundry ServicesIFS)的此工艺节点。与此同时,Cadence Intel 共同发布了相应的制程设计套件(PDK),用于加速一系列应用的开发,包括低功耗消费电子及高性能计算(HPC)应用。客户现在可以使用支持立即投产的 Cadence®设计流程和 Design IP,实现设计目标并加快产品上市。

Intel 16 数字全流程

完整的 Cadence RTL-to-GDS 流程已经过认证和优化,可用于 Intel 16 工艺节点,助力客户实现设计的功耗、性能和面积(PPA)目标。该流程包括InnovusImplementation SystemGenusSynthesis SolutionQuantusExtraction SolutionTempusTiming Signoff Solution Tempus ECO OptionPegasusVerification System Pegasus DFM 以及 VoltusIC Power Integrity SolutionCadence流程的部分功能进行了针对 Intel 16 工艺规则的优化,包括过孔插入和天线规则支持,有助于实现高质量设计。

Intel 16 定制/模拟流程

Cadence Virtuoso®Studio(包含Virtuoso Schematic EditorVirtuoso Layout SuiteVirtuoso ADE Suite)和集成的 Spectre®X Simulator 均已通过 Intel 16工艺节点认证。这些工具经过功能增强,可以更好地管理工艺角仿真,执行统计分析、设计对中和电路优化。

Virtuoso 设计平台与 Innovus Implementation System 紧密集成,通过一个共用的数据库来提升混合信号设计的实现方法。此外,Virtuoso Layout Suite 经过全面更新,以便在 Intel 16 工艺上有效进行 layout 实现,该工具提供了多项功能,包括提高整个 layout 环境的性能和可扩展性;基于非均匀网格的器件布局布线方法,带有布局、布线、填充和插入 dummy 的交互式辅助功能;支持基于宽度的间距模式 (WSP);集成寄生提取和 EM-IR 检查;并且通过Virtuoso InDesign DRC集成了核签品质Physical Verification功能。

Intel 16 设计 IP

Cadence Design IP 已针对 Intel 16工艺进行了移植和硅验证,包括企业级 PCI Express®PCIe®5.0 25G-KR 以太网多协议 PHY;面向消费电子应用的多协议 PHY(支持 PCIe 3.0 USB 3.2 等标准);面向 LPDDR5/4/4X 的多标准 PHY,支持多种存储器应用;MIPI®D-PHY℠v1.2,支持各种 MIPI 消费电子应用,如相机和显示器;以及用于音频应用的 MIPI SoundWire®I/O

双方的共同用户为各种垂直市场打造出色设计,并将我们视为值得信赖的代工合作伙伴,”Intel 副总裁兼产品与设计生态系统赋能部门总经理Rahul Goyal说,通过与 Cadence 的持续合作,我们正在为各类市场的客户提供技术赋能,帮助他们解锁 Intel 16 制程和先进的 Cadence 流程及 IP 所带来的节能优势。

“Cadence 研发团队与 IFS 通力合作,针对 Intel 16 工艺技术验证了 Cadence 流程和设计 IP,确保客户能够快速采用我们的技术,及时交付创新的消费电子和 USMAG 应用,”Cadence 高级副总裁兼市场及商务开发总经理 Nimish Modi 说,芯片设计创新日新月异,因此我们对工具和 IP 进行了优化,以确保客户能够信心十足地交付设计,满足最严苛的设计要求。

Cadence 先进的 EDA 解决方案和 IP 产品支持公司的智能系统设计(Intelligent System Design™)战略,旨在助力客户实现 SoC 卓越设计。关于 Cadence 先进节点解决方案更多信息,请访问www.cadence.com/go/advndifspr